東京大学が開発した、有効ビット数11.9bit、サンプリング周波数580MS/sの高分解能高速アナログ・ディジタル変換回路(論文番号C8-1)。4月18日に開催された記者会見の資料から

東京大学が開発した、有効ビット数11.9bit、サンプリング周波数580MS/sの高分解能高速アナログ・ディジタル変換回路(論文番号C8-1)。4月18日に開催された記者会見の資料から