3nm世代の幕開け(のちょっと前)(2/7)

    もっと見る
      もっと見る
        もっと見る
          もっと見る
          • 前の画像

          • (2/7)
          • 次の画像

          • 記事へ

          【図1】TSMCの“<a href="https://ieeexplore.ieee.org/abstract/document/10019498/" class="n" target="_blank">A 3nm CMOS FinFlex Platform Technology with Enhanced Power Efficiency and Performance for Mobile SoC and High Performance Computing Applications</a>”より。要するにPMOSとNMOSの対のフィンの数を示している

          【図1】TSMCの“A 3nm CMOS FinFlex Platform Technology with Enhanced Power Efficiency and Performance for Mobile SoC and High Performance Computing Applications”より。要するにPMOSとNMOSの対のフィンの数を示している

          • 前の画像

          • (2/7)
          • 次の画像

          • 記事へ

          関連記事
          • TSMC、3nmプロセスのリスク生産を2021年内にも開始

            2021年1月18日

          • 福田昭のセミコン業界最前線

            Meteor Lakeのシリコンを創るIntelの次世代技術「Intel 4」

            2022年7月21日

          • 笠原一輝のユビキタス情報局

            巻き返しなるか!? Intelが今後4~5年で5世代分のプロセスノードを連投

            2021年7月28日

          • 本サイトのご利用について
          • お問い合わせ
          • 広告掲載のご案内
          • プライバシーポリシー
          • 会社概要
          • インプレスグループ
          • 特定商取引法に基づく表示

          Copyright ©2018Impress Corporation. All rights reserved.