【VLSI 2009レポート】SSDの高スループットと低コストを両立させる強誘電体バッファ
(3/7)
前の画像
この写真の記事へ
次の画像
考案したページバッファの動作。通常のラッチと強誘電体トランジスタのラッチの間で、データをやり取りする
前の画像
この写真の記事へ
次の画像
関連記事
【2009年6月18日】【VLSI 2009レポート】半導体チップの動作中に性能変化を把握する
http://pc.watch.impress.co.jp/docs/news/event/20090618_294587.html
【2009年6月17日】【VLSI 2009レポート】東芝、SSDの大幅なコスト削減を可能にするNANDフラッシュを試作
http://pc.watch.impress.co.jp/docs/news/event/20090617_294364.html
【2009年6月16日】【VLSI 2009レポート】500Gbit/チップを目指す次世代不揮発性メモリの超高密度化技術
http://pc.watch.impress.co.jp/docs/news/event/20090616_294189.html