前の画像
この写真の記事へ
従来のバルクプレーナ型とSOIプレーナ型に対し、ノイズを約5分の1に抑制
産総研、14nm FinFETに適用できる低抵抗のソース-ドレイン形成を開発
2013年12月9日