産総研、14nm FinFETに適用できる低抵抗のソース-ドレイン形成を開発
(3/3)
前の画像
この写真の記事へ
高温イオン注入後では結晶質が維持され、熱処理により無欠陥のシリコン層を形成できる
前の画像
この写真の記事へ
関連記事
産総研、3Dトランジスタの低周波ノイズを約20%に削減
2014年12月15日