バイナリニューラルネットワーク(BNN)用のSRAMセルベースXNOR演算回路の例。左上と左下は8個のトランジスタで構成した回路(既存の研究成果)、右上は12個のトランジスタで構成した回路(既存の研究成果)。右下は浦項工科大学校(POSTECH)が提案した6個のトランジスタによる回路。POSTECHが2019年のVLSIシンポジウムで発表した論文(論文番号C11-4)から

バイナリニューラルネットワーク(BNN)用のSRAMセルベースXNOR演算回路の例。左上と左下は8個のトランジスタで構成した回路(既存の研究成果)、右上は12個のトランジスタで構成した回路(既存の研究成果)。右下は浦項工科大学校(POSTECH)が提案した6個のトランジスタによる回路。POSTECHが2019年のVLSIシンポジウムで発表した論文(論文番号C11-4)から