[an error occurred while processing the directive]

Sun、UltraSPARC T1プロセッサの設計情報を無償公開

「UltraSPARC T1」プロセッサ

3月21日(現地時間) 発表



 米Sun Microsystemsは21日(現地時間)、同社の「UltraSPARC T1」プロセッサのハードウェア設計情報をオープンソース化し、「OpenSPARC T1」として無償公開したと発表した。

 今回公開したのは、Verilogで記述したUltraSPARC T1の設計ソース、検証スイートとシミュレーションモデル、ISA仕様書とSolaris 10 OSシミュレーションイメージなどの情報。ハードウェアやソフトウェア、ツールとアプリケーションなどの開発を容易かつ低コストで実現するのが狙いで、今後、無償のVerilogシミュレータや、組み込みデバイス向けシングルコアCPUがサードパーティーから提供される予定。

 UltraSPARK T1は、4~8コアを内蔵したSPARC V9アーキテクチャのマルチコアプロセッサ。1コアあたり4スレッドを同時処理できるCMT(Chip Multi Threading)技術を搭載し、1チップで最大32スレッドを同時処理できるのが特徴。

 また、同日付けでSolaris 10のポーティング仕様も公開した。こちらはSolaris 10に対応したマルチスレッドのハードウェア/ソフトウェアを開発するための仕様で、マルチスレッド化を推進するのが目的としている。

□Sun Microsystemsのホームページ(英文)
http://www.sun.com/
□ニュースリリース(英文)
http://www.sun.com/smi/Press/sunflash/2006-03/sunflash.20060321.3.xml
□ニュースリリース(和文)
http://jp.sun.com/company/Press/release/2006/0327.html
□関連記事
【2005年11月15日】米Sun、8コアの省電力最新SPARCプロセッサを発表(ENTERPRISE)
http://enterprise.watch.impress.co.jp/cda/foreign/2005/11/15/6605.html

(2006年3月27日)

[Reported by ryu@impress.co.jp]

【PC Watchホームページ】


PC Watch編集部 pc-watch-info@impress.co.jp
お問い合わせに対して、個別にご回答はいたしません。

Copyright (c)2006 Impress Watch Corporation, an Impress Group company. All rights reserved.